Источник тока в цепи буферного каскада класса А

Источник тока-1Источник тока-2

Источник тока в цепи буферного каскада класса А по принципу источника тока


Источник тока в цепи буфера. Основой описанной здесь схемы послужил классический двухтранзисторный источник тока (Рисунок 1). Ток, проходящий через резистор R1, зависит только от напряжения VBE (база-эмиттер) транзистора Q2 и от сопротивления самого R1.

Двухтранзисторная схема-1

Напряжение VBE транзистора Q1 на выходной ток не влияет. Обычно такие схемы находят применение в источниках постоянного тока или в качестве ограничителей. Для верхней, положительной полуволны сигнала схема является усилителем.

Добавление комплементарного каскада для нижней, отрицательной половины сигнала делает схему законченным буфером (Рисунок 2). Эмиттеры транзисторов Q2 и Q3 становятся входом схемы, а точка соединения резисторов R1 и R2 — выходом. Входной нагрузочный резистор R3 устанавливает выходное напряжение покоя. Источники смещения (источники тока в цепи IBIAS на рисунках) можно заменить резисторами.

Двухтранзисторная схема-2

В состоянии покоя с рабочей точкой 0v обе половины схемы работают при максимальном токе, а потенциалы входа и выхода равны. При подаче входного напряжения вы вводите ток в узел эмиттеров Q2 — Q3. Из этой точки ток может идти наверх в базу Q1 или вниз в базу Q4. Направление входящего тока определяется уровнем выходного напряжения относительно входного. Если входное напряжение положительно, оно не влияет на верхнюю половину, потому что оно уже ограничено.

Однако оно может уменьшить ток, управляющий нижней половиной, что приведет к уменьшению нижней полуволны выходного тока. Уменьшение выходного тока нижней части вызывает рост выходного напряжения. Короче говоря, ток входного сигнала «не ограничивает» напряжение в каскаде противоположной полярности.

На первый взгляд может показаться, что схема имеет единичное усиление. Но, поскольку Q2 и Q3 подключены к верхним точкам резисторов R1 и R2, а не к выходу схемы, фактически R1 и R2 включены последовательно с выходной нагрузкой. Низкое сопротивление нагрузки RRLOAD значительно нагружает схему, однако до тех пор, пока входной каскад не начнет ограничивать сигнал, схема не вносит искажений. Видимое со стороны источника сигнала входное сопротивление буфера равно:

Читайте также:  Схема импульсного блока питания

hFE(Q1)x(Rl + RLOAD)

где hFE — прямой коэффициент передачи тока базы.

Q2 и Q3 — это каскады с общей базой. Их назначение состоит в преобразовании входного напряжения в напряжение смещения, требуемое для Q1 и Q4. Эффект преобразования напряжения позволяет напрямую заменять транзисторы другими устройствами, такими как MOSFET или транзисторы Дарлингтона.